Комбинационные МС: компараторы кодов
Введение в цифровую схемотехнику
5. Комбинационные микросхемы: компараторы кодов
Микросхемы компараторов кодов (английское Comparator) применяются для сравнения двух входных кодов и выдачи на выходы сигналов о результатах этого сравнения (о равенстве или неравенстве кодов). На схемах компараторы кодов обозначаются двумя символами равенства: "= =". Код типа микросхемы компаратора кода в отечественных сериях — СП.
Помимо восьми входов для сравниваемых кодов (два 4-х разрядных кода, обозначаемых А0...А3 и В0...В3), компаратор СП1 имеет три управляющих входа для наращивания разрядности (А>B, AB, A", "<" и "=". Нулевые разряды кодов (А0 и В0) — младшие, третьи разряды (А3 и В3) — старшие.
|
4-х разрядный компаратор кодов СП1 (два варианта обозначения)
|
|
Таблица истинности компаратора СП1
|
Если микросхемы компараторов кодов каскадируются для увеличения числа разрядов сравниваемых кодов, то надо выходные сигналы микросхемы, обрабатывающей младшие разряды кода, подать на одноименные входы микросхемы, обрабатывающей старшие разряды кода.
|
Каскадирование компараторов кодов
|
Оригинальный источник материала:
Новиков Ю.В. Основы цифровой схемотехники: базовые элементы и схемы, методы проектирования. — М.: Мир, 2001, 379 с.
Сайт автора(ов):
www.yury-novikov.narod.ru
|